Prancūzija – Mokslinių tyrimų ir taikomosios veiklos projektavimas bei atlikimas – Prestations de layout de circuits intégrés analogiques et mixtes

Prancūzija – Mokslinių tyrimų ir taikomosios veiklos projektavimas bei atlikimas – Prestations de layout de circuits intégrés analogiques et mixtes


I dalis: Perkančioji organizacija

    I.1) Pavadinimas ir adresai:

      Oficialus pavadinimas: CEA Grenoble
      Adresas:
      Miestas: Grenoble
      Pašto kodas: 38000
      Šalis: Prancūzija
      Asmuo ryšiams:
      El-paštas: valerie.dielna@cea.fr
      Interneto adresas (-ai):
      Pagrindinis adresas: www.cea.fr

II dalis: Objektas

    II.1.1) Pavadinimas:

      Prestations de layout de circuits intégrés analogiques et mixtes

    II.1.2) Pagrindinis BVPŽ kodas:

      73300000 Mokslinių tyrimų ir taikomosios veiklos projektavimas bei atlikimas

    II.1.3) Sutarties tipas:

      Kita

    II.1.4) Trumpas aprašymas:

      Les prestations confiées au titulaire seront des prestations de layouts de blocs analogiques et mixtes. Ces blocs seront décrits sous forme de schémas annotés disponibles dans une base de données Cadence au démarrage de la tâche. Une base de données de circuit intégré rassemble notamment tous schémas constituant le circuit, organisés de façon hiérarchique. L’implémentation physique de ces schémas va se faire en plusieurs étapes et selon plusieurs granularités. On peut les décrire ainsi : Layout d’un schéma de bloc : - Analyse du schéma : o Identification des points sensibles, des contraintes topologiques, des précautions d’implémentation à prendre o Proposition d’un floorplan du bloc et évaluation de la surface - Réalisation du layout : o Placement et connexion des composants o Proposition de modification mineure schéma si pertinent - Réalisation des vérifications : o DRC o LVS A l’issue des étapes de layout, des vues schémas intégrant les éléments parasites induits par l’implémentation physique sont extraites et simulées par les concepteurs CEA pour valider l’adéquation du layout avec la performance attendue. En cas de performances insuffisantes, une reprise pour optimisation du layout peut être demandée. Layout d’assemblage de blocs entre eux en macro-blocs : les étapes sont sensiblement les même que pour les blocs unitaires, (analyse, layout, vérifications), mais à un niveau de hiérarchie supérieur. La complexité de ces assemblages dépend du nombre des signaux d’interface, des contraintes topologiques diverses (contraintes d’alimentations, d’isolation, de limites de surfaces…) Layout d’assemblage TOP : Il s’agit de faire l’assemblage aux plus hauts niveaux du circuit, entre les plots (souvent organisés en couronne), et les macro-blocs de plus haut niveau. Cet assemblage est très différent si le TOP du circuit est dit « numérique » ou « analogique ». Les assemblages TOP considérés pour les tâches de layout seront uniquement des TOP analogiques.

II.2) Aprašymas:

    II.2.1) Kitas (-i) šio pirkimo BVPŽ kodas (-ai):

      73300000 Mokslinių tyrimų ir taikomosios veiklos projektavimas bei atlikimas
Svetainė yra atnaujinama. Galimi smulkūs nesklandumai.